Способы схемотехнической реализации логических функций
рефераты, Техничекие дисциплины Объем работы: 4 стр. Год сдачи: 2014 Стоимость: 10 бел рублей (323 рф рублей, 5 долларов) Просмотров: 303 | Не подходит работа? |
Оглавление
Введение
Заключение
Заказать работу
нет
Логические элементы реализуются в виде интегральных микросхем, когда в одном корпусе выполняется сразу несколько логических элементов.
Если на входы подавать разные по величине напряжения соответствующие уровню логической 1, то диод с меньшим напряжением будет закрыт, а с большим – открыт.
Элемент И (рис. 2) состоит из диодов и одного резистора, но требует источника питания. Напряжение источника питания должно быть не меньше напряжения уровня логической 1. Диоды к входам подключаются катодами.
Для реализации элемента НЕ используется схема транзисторного ключа (рис. 3). Транзистор может находиться в одном из двух стационарных состояний – включен или выключен. При напряжении на входе, соответствующем уровню логического 0, на выходе уровень логической 1...
Если на входы подавать разные по величине напряжения соответствующие уровню логической 1, то диод с меньшим напряжением будет закрыт, а с большим – открыт.
Элемент И (рис. 2) состоит из диодов и одного резистора, но требует источника питания. Напряжение источника питания должно быть не меньше напряжения уровня логической 1. Диоды к входам подключаются катодами.
Для реализации элемента НЕ используется схема транзисторного ключа (рис. 3). Транзистор может находиться в одном из двух стационарных состояний – включен или выключен. При напряжении на входе, соответствующем уровню логического 0, на выходе уровень логической 1...
....Преимущество схем с «обеднённой нагрузкой» (т.е. с транзистором нагрузки, работающим в режиме обеднённого канала) в том, что устраняются оба вспомогательных напряжения питания VGG и VBB.
7. Комплементарная МОП-логика (КМОП)
Когда выходное напряжение имеет низкий уровень, может появиться ток утечки. Этого можно избежать, если запереть полевой транзистор Т3. Значит, он должен включаться и выключаться в противофазе с входными транзисторами. Этого можно достичь, используя комплементарный(дополнительный МОП-транзистор Т3.
7. Комплементарная МОП-логика (КМОП)
Когда выходное напряжение имеет низкий уровень, может появиться ток утечки. Этого можно избежать, если запереть полевой транзистор Т3. Значит, он должен включаться и выключаться в противофазе с входными транзисторами. Этого можно достичь, используя комплементарный(дополнительный МОП-транзистор Т3.
После офорления заказа Вам будут доступны содержание, введение, список литературы*
*- если автор дал согласие и выложил это описание.